[MachineScheduler] Fix physreg dependencies of ExitSU (#123541)
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / s-barrier-lowering.ll
blob7cf8883082458658b0a8c742eb23fd492a37ec06
1 ; RUN: opt -S -mtriple=amdgcn-- -amdgpu-lower-module-lds < %s 2>&1 | FileCheck %s
3 @bar2 = internal addrspace(3) global target("amdgcn.named.barrier", 0) poison
4 @bar3 = internal addrspace(3) global target("amdgcn.named.barrier", 0) poison
5 @bar1 = internal addrspace(3) global target("amdgcn.named.barrier", 0) poison
7 ; CHECK: @bar2 = internal addrspace(3) global target("amdgcn.named.barrier", 0) poison, !absolute_symbol !0
8 ; CHECK-NEXT: @bar3 = internal addrspace(3) global target("amdgcn.named.barrier", 0) poison, !absolute_symbol !1
9 ; CHECK-NEXT: @bar1 = internal addrspace(3) global target("amdgcn.named.barrier", 0) poison, !absolute_symbol !2
10 ; CHECK-NEXT: @bar1.kernel1 = internal addrspace(3) global target("amdgcn.named.barrier", 0) poison, !absolute_symbol !2
12 define void @func1() {
13     call void @llvm.amdgcn.s.barrier.signal.var(ptr addrspace(3) @bar3, i32 7)
14     call void @llvm.amdgcn.s.barrier.join(ptr addrspace(3) @bar3)
15     call void @llvm.amdgcn.s.barrier.wait(i16 1)
16     ret void
19 define void @func2() {
20     call void @llvm.amdgcn.s.barrier.signal.var(ptr addrspace(3) @bar2, i32 7)
21     call void @llvm.amdgcn.s.barrier.join(ptr addrspace(3) @bar2)
22     call void @llvm.amdgcn.s.barrier.wait(i16 1)
23     ret void
26 define amdgpu_kernel void @kernel1() #0 {
27 ; CHECK-DAG: call void @llvm.amdgcn.s.barrier.signal.var(ptr addrspace(3) @bar1.kernel1, i32 11)
28     call void @llvm.amdgcn.s.barrier.signal.var(ptr addrspace(3) @bar1, i32 11)
29     call void @llvm.amdgcn.s.barrier.join(ptr addrspace(3) @bar1)
30     call void @llvm.amdgcn.s.barrier.wait(i16 1)
31     call void @llvm.amdgcn.s.wakeup.barrier(ptr addrspace(3) @bar1)
32     %state = call i32 @llvm.amdgcn.s.get.named.barrier.state(ptr addrspace(3) @bar1)
33     call void @llvm.amdgcn.s.barrier()
34     call void @func1()
35     call void @func2()
36     ret void
39 define amdgpu_kernel void @kernel2() #0 {
40 ; CHECK-DAG: call void @llvm.amdgcn.s.barrier.signal.var(ptr addrspace(3) @bar1, i32 9)
41     call void @llvm.amdgcn.s.barrier.signal.var(ptr addrspace(3) @bar1, i32 9)
42     call void @llvm.amdgcn.s.barrier.join(ptr addrspace(3) @bar1)
43     call void @llvm.amdgcn.s.barrier.wait(i16 1)
45     call void @func2()
46     ret void
49 declare void @llvm.amdgcn.s.barrier() #1
50 declare void @llvm.amdgcn.s.barrier.wait(i16) #1
51 declare void @llvm.amdgcn.s.barrier.signal(i32) #1
52 declare void @llvm.amdgcn.s.barrier.signal.var(ptr addrspace(3), i32) #1
53 declare i1 @llvm.amdgcn.s.barrier.signal.isfirst(i32) #1
54 declare void @llvm.amdgcn.s.barrier.init(ptr addrspace(3), i32) #1
55 declare void @llvm.amdgcn.s.barrier.join(ptr addrspace(3)) #1
56 declare void @llvm.amdgcn.s.barrier.leave(i16) #1
57 declare void @llvm.amdgcn.s.wakeup.barrier(ptr addrspace(3)) #1
58 declare i32 @llvm.amdgcn.s.get.named.barrier.state(ptr addrspace(3)) #1
60 attributes #0 = { nounwind }
61 attributes #1 = { convergent nounwind }
62 attributes #2 = { nounwind readnone }
64 ; CHECK: !0 = !{i32 8396816, i32 8396817}
65 ; CHECK-NEXT: !1 = !{i32 8396848, i32 8396849}
66 ; CHECK-NEXT: !2 = !{i32 8396832, i32 8396833}