Change tests from "opt %s" to "opt < %s" so that opt doesn't see the
[llvm/avr.git] / test / CodeGen / ARM / branch.ll
blobad21d94a52e31da682b82fad4433aaab5435cf6e
1 ; RUN: llc < %s -march=arm -disable-arm-if-conversion > %t 
2 ; RUN: grep bne %t
3 ; RUN: grep bge %t
4 ; RUN: grep bhs %t
5 ; RUN: grep blo %t
7 define void @f1(i32 %a, i32 %b, i32* %v) {
8 entry:
9         %tmp = icmp eq i32 %a, %b               ; <i1> [#uses=1]
10         br i1 %tmp, label %cond_true, label %return
12 cond_true:              ; preds = %entry
13         store i32 0, i32* %v
14         ret void
16 return:         ; preds = %entry
17         ret void
20 define void @f2(i32 %a, i32 %b, i32* %v) {
21 entry:
22         %tmp = icmp slt i32 %a, %b              ; <i1> [#uses=1]
23         br i1 %tmp, label %cond_true, label %return
25 cond_true:              ; preds = %entry
26         store i32 0, i32* %v
27         ret void
29 return:         ; preds = %entry
30         ret void
33 define void @f3(i32 %a, i32 %b, i32* %v) {
34 entry:
35         %tmp = icmp ult i32 %a, %b              ; <i1> [#uses=1]
36         br i1 %tmp, label %cond_true, label %return
38 cond_true:              ; preds = %entry
39         store i32 0, i32* %v
40         ret void
42 return:         ; preds = %entry
43         ret void
46 define void @f4(i32 %a, i32 %b, i32* %v) {
47 entry:
48         %tmp = icmp ult i32 %a, %b              ; <i1> [#uses=1]
49         br i1 %tmp, label %return, label %cond_true
51 cond_true:              ; preds = %entry
52         store i32 0, i32* %v
53         ret void
55 return:         ; preds = %entry
56         ret void