1 ; RUN: llc < %s -march=arm -mattr=+neon > %t
2 ; RUN: grep {vsub\\.i8} %t | count 2
3 ; RUN: grep {vsub\\.i16} %t | count 2
4 ; RUN: grep {vsub\\.i32} %t | count 2
5 ; RUN: grep {vsub\\.i64} %t | count 2
6 ; RUN: grep {vsub\\.f32} %t | count 2
8 define <8 x i8> @vsubi8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
9 %tmp1 = load <8 x i8>* %A
10 %tmp2 = load <8 x i8>* %B
11 %tmp3 = sub <8 x i8> %tmp1, %tmp2
15 define <4 x i16> @vsubi16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
16 %tmp1 = load <4 x i16>* %A
17 %tmp2 = load <4 x i16>* %B
18 %tmp3 = sub <4 x i16> %tmp1, %tmp2
22 define <2 x i32> @vsubi32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
23 %tmp1 = load <2 x i32>* %A
24 %tmp2 = load <2 x i32>* %B
25 %tmp3 = sub <2 x i32> %tmp1, %tmp2
29 define <1 x i64> @vsubi64(<1 x i64>* %A, <1 x i64>* %B) nounwind {
30 %tmp1 = load <1 x i64>* %A
31 %tmp2 = load <1 x i64>* %B
32 %tmp3 = sub <1 x i64> %tmp1, %tmp2
36 define <2 x float> @vsubf32(<2 x float>* %A, <2 x float>* %B) nounwind {
37 %tmp1 = load <2 x float>* %A
38 %tmp2 = load <2 x float>* %B
39 %tmp3 = sub <2 x float> %tmp1, %tmp2
43 define <16 x i8> @vsubQi8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
44 %tmp1 = load <16 x i8>* %A
45 %tmp2 = load <16 x i8>* %B
46 %tmp3 = sub <16 x i8> %tmp1, %tmp2
50 define <8 x i16> @vsubQi16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
51 %tmp1 = load <8 x i16>* %A
52 %tmp2 = load <8 x i16>* %B
53 %tmp3 = sub <8 x i16> %tmp1, %tmp2
57 define <4 x i32> @vsubQi32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
58 %tmp1 = load <4 x i32>* %A
59 %tmp2 = load <4 x i32>* %B
60 %tmp3 = sub <4 x i32> %tmp1, %tmp2
64 define <2 x i64> @vsubQi64(<2 x i64>* %A, <2 x i64>* %B) nounwind {
65 %tmp1 = load <2 x i64>* %A
66 %tmp2 = load <2 x i64>* %B
67 %tmp3 = sub <2 x i64> %tmp1, %tmp2
71 define <4 x float> @vsubQf32(<4 x float>* %A, <4 x float>* %B) nounwind {
72 %tmp1 = load <4 x float>* %A
73 %tmp2 = load <4 x float>* %B
74 %tmp3 = sub <4 x float> %tmp1, %tmp2