1 ; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s
3 define <8 x i8> @v_bici8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
6 %tmp1 = load <8 x i8>* %A
7 %tmp2 = load <8 x i8>* %B
8 %tmp3 = xor <8 x i8> %tmp2, < i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1 >
9 %tmp4 = and <8 x i8> %tmp1, %tmp3
13 define <4 x i16> @v_bici16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
16 %tmp1 = load <4 x i16>* %A
17 %tmp2 = load <4 x i16>* %B
18 %tmp3 = xor <4 x i16> %tmp2, < i16 -1, i16 -1, i16 -1, i16 -1 >
19 %tmp4 = and <4 x i16> %tmp1, %tmp3
23 define <2 x i32> @v_bici32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
26 %tmp1 = load <2 x i32>* %A
27 %tmp2 = load <2 x i32>* %B
28 %tmp3 = xor <2 x i32> %tmp2, < i32 -1, i32 -1 >
29 %tmp4 = and <2 x i32> %tmp1, %tmp3
33 define <1 x i64> @v_bici64(<1 x i64>* %A, <1 x i64>* %B) nounwind {
36 %tmp1 = load <1 x i64>* %A
37 %tmp2 = load <1 x i64>* %B
38 %tmp3 = xor <1 x i64> %tmp2, < i64 -1 >
39 %tmp4 = and <1 x i64> %tmp1, %tmp3
43 define <16 x i8> @v_bicQi8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
46 %tmp1 = load <16 x i8>* %A
47 %tmp2 = load <16 x i8>* %B
48 %tmp3 = xor <16 x i8> %tmp2, < i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1 >
49 %tmp4 = and <16 x i8> %tmp1, %tmp3
53 define <8 x i16> @v_bicQi16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
56 %tmp1 = load <8 x i16>* %A
57 %tmp2 = load <8 x i16>* %B
58 %tmp3 = xor <8 x i16> %tmp2, < i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1 >
59 %tmp4 = and <8 x i16> %tmp1, %tmp3
63 define <4 x i32> @v_bicQi32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
66 %tmp1 = load <4 x i32>* %A
67 %tmp2 = load <4 x i32>* %B
68 %tmp3 = xor <4 x i32> %tmp2, < i32 -1, i32 -1, i32 -1, i32 -1 >
69 %tmp4 = and <4 x i32> %tmp1, %tmp3
73 define <2 x i64> @v_bicQi64(<2 x i64>* %A, <2 x i64>* %B) nounwind {
76 %tmp1 = load <2 x i64>* %A
77 %tmp2 = load <2 x i64>* %B
78 %tmp3 = xor <2 x i64> %tmp2, < i64 -1, i64 -1 >
79 %tmp4 = and <2 x i64> %tmp1, %tmp3