Fix part 1 of pr4682. PICADD is a 16-bit instruction even in thumb2 mode.
[llvm/avr.git] / test / CodeGen / ARM / vacgt.ll
blobebf590e98a1d866b206f2beb261f85fd14e8f4e2
1 ; RUN: llvm-as < %s | llc -march=arm -mattr=+neon > %t
2 ; RUN: grep {vacgt\\.f32} %t | count 2
4 define <2 x i32> @vacgtf32(<2 x float>* %A, <2 x float>* %B) nounwind {
5         %tmp1 = load <2 x float>* %A
6         %tmp2 = load <2 x float>* %B
7         %tmp3 = call <2 x i32> @llvm.arm.neon.vacgtd(<2 x float> %tmp1, <2 x float> %tmp2)
8         ret <2 x i32> %tmp3
11 define <4 x i32> @vacgtQf32(<4 x float>* %A, <4 x float>* %B) nounwind {
12         %tmp1 = load <4 x float>* %A
13         %tmp2 = load <4 x float>* %B
14         %tmp3 = call <4 x i32> @llvm.arm.neon.vacgtq(<4 x float> %tmp1, <4 x float> %tmp2)
15         ret <4 x i32> %tmp3
18 declare <2 x i32> @llvm.arm.neon.vacgtd(<2 x float>, <2 x float>) nounwind readnone
19 declare <4 x i32> @llvm.arm.neon.vacgtq(<4 x float>, <4 x float>) nounwind readnone