Fix part 1 of pr4682. PICADD is a 16-bit instruction even in thumb2 mode.
[llvm/avr.git] / test / CodeGen / ARM / vst1.ll
blobc4099a50efc51e723eb208a02a709bcbef6bef00
1 ; RUN: llvm-as < %s | llc -march=arm -mattr=+neon > %t
2 ; RUN: grep {vst1\\.8} %t | count 2
3 ; RUN: grep {vst1\\.16} %t | count 2
4 ; RUN: grep {vst1\\.32} %t | count 4
5 ; RUN: grep {vst1\\.64} %t | count 2
7 define void @vst1i8(i8* %A, <8 x i8>* %B) nounwind {
8         %tmp1 = load <8 x i8>* %B
9         call void @llvm.arm.neon.vst1i.v8i8(i8* %A, <8 x i8> %tmp1)
10         ret void
13 define void @vst1i16(i16* %A, <4 x i16>* %B) nounwind {
14         %tmp1 = load <4 x i16>* %B
15         call void @llvm.arm.neon.vst1i.v4i16(i16* %A, <4 x i16> %tmp1)
16         ret void
19 define void @vst1i32(i32* %A, <2 x i32>* %B) nounwind {
20         %tmp1 = load <2 x i32>* %B
21         call void @llvm.arm.neon.vst1i.v2i32(i32* %A, <2 x i32> %tmp1)
22         ret void
25 define void @vst1f(float* %A, <2 x float>* %B) nounwind {
26         %tmp1 = load <2 x float>* %B
27         call void @llvm.arm.neon.vst1f.v2f32(float* %A, <2 x float> %tmp1)
28         ret void
31 define void @vst1i64(i64* %A, <1 x i64>* %B) nounwind {
32         %tmp1 = load <1 x i64>* %B
33         call void @llvm.arm.neon.vst1i.v1i64(i64* %A, <1 x i64> %tmp1)
34         ret void
37 define void @vst1Qi8(i8* %A, <16 x i8>* %B) nounwind {
38         %tmp1 = load <16 x i8>* %B
39         call void @llvm.arm.neon.vst1i.v16i8(i8* %A, <16 x i8> %tmp1)
40         ret void
43 define void @vst1Qi16(i16* %A, <8 x i16>* %B) nounwind {
44         %tmp1 = load <8 x i16>* %B
45         call void @llvm.arm.neon.vst1i.v8i16(i16* %A, <8 x i16> %tmp1)
46         ret void
49 define void @vst1Qi32(i32* %A, <4 x i32>* %B) nounwind {
50         %tmp1 = load <4 x i32>* %B
51         call void @llvm.arm.neon.vst1i.v4i32(i32* %A, <4 x i32> %tmp1)
52         ret void
55 define void @vst1Qf(float* %A, <4 x float>* %B) nounwind {
56         %tmp1 = load <4 x float>* %B
57         call void @llvm.arm.neon.vst1f.v4f32(float* %A, <4 x float> %tmp1)
58         ret void
61 define void @vst1Qi64(i64* %A, <2 x i64>* %B) nounwind {
62         %tmp1 = load <2 x i64>* %B
63         call void @llvm.arm.neon.vst1i.v2i64(i64* %A, <2 x i64> %tmp1)
64         ret void
67 declare void @llvm.arm.neon.vst1i.v8i8(i8*, <8 x i8>) nounwind readnone
68 declare void @llvm.arm.neon.vst1i.v4i16(i16*, <4 x i16>) nounwind readnone
69 declare void @llvm.arm.neon.vst1i.v2i32(i32*, <2 x i32>) nounwind readnone
70 declare void @llvm.arm.neon.vst1f.v2f32(float*, <2 x float>) nounwind readnone
71 declare void @llvm.arm.neon.vst1i.v1i64(i64*, <1 x i64>) nounwind readnone
73 declare void @llvm.arm.neon.vst1i.v16i8(i8*, <16 x i8>) nounwind readnone
74 declare void @llvm.arm.neon.vst1i.v8i16(i16*, <8 x i16>) nounwind readnone
75 declare void @llvm.arm.neon.vst1i.v4i32(i32*, <4 x i32>) nounwind readnone
76 declare void @llvm.arm.neon.vst1f.v4f32(float*, <4 x float>) nounwind readnone
77 declare void @llvm.arm.neon.vst1i.v2i64(i64*, <2 x i64>) nounwind readnone