Fix part 1 of pr4682. PICADD is a 16-bit instruction even in thumb2 mode.
[llvm/avr.git] / test / CodeGen / ARM / vtst.ll
blob2f6ec3f676caebb156727369997a85a82e33362a
1 ; RUN: llvm-as < %s | llc -march=arm -mattr=+neon > %t
2 ; RUN: grep {vtst\\.i8} %t | count 2
3 ; RUN: grep {vtst\\.i16} %t | count 2
4 ; RUN: grep {vtst\\.i32} %t | count 2
6 define <8 x i8> @vtsti8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
7         %tmp1 = load <8 x i8>* %A
8         %tmp2 = load <8 x i8>* %B
9         %tmp3 = and <8 x i8> %tmp1, %tmp2
10         %tmp4 = icmp ne <8 x i8> %tmp3, zeroinitializer
11         %tmp5 = sext <8 x i1> %tmp4 to <8 x i8>
12         ret <8 x i8> %tmp5
15 define <4 x i16> @vtsti16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
16         %tmp1 = load <4 x i16>* %A
17         %tmp2 = load <4 x i16>* %B
18         %tmp3 = and <4 x i16> %tmp1, %tmp2
19         %tmp4 = icmp ne <4 x i16> %tmp3, zeroinitializer
20         %tmp5 = sext <4 x i1> %tmp4 to <4 x i16>
21         ret <4 x i16> %tmp5
24 define <2 x i32> @vtsti32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
25         %tmp1 = load <2 x i32>* %A
26         %tmp2 = load <2 x i32>* %B
27         %tmp3 = and <2 x i32> %tmp1, %tmp2
28         %tmp4 = icmp ne <2 x i32> %tmp3, zeroinitializer
29         %tmp5 = sext <2 x i1> %tmp4 to <2 x i32>
30         ret <2 x i32> %tmp5
33 define <16 x i8> @vtstQi8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
34         %tmp1 = load <16 x i8>* %A
35         %tmp2 = load <16 x i8>* %B
36         %tmp3 = and <16 x i8> %tmp1, %tmp2
37         %tmp4 = icmp ne <16 x i8> %tmp3, zeroinitializer
38         %tmp5 = sext <16 x i1> %tmp4 to <16 x i8>
39         ret <16 x i8> %tmp5
42 define <8 x i16> @vtstQi16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
43         %tmp1 = load <8 x i16>* %A
44         %tmp2 = load <8 x i16>* %B
45         %tmp3 = and <8 x i16> %tmp1, %tmp2
46         %tmp4 = icmp ne <8 x i16> %tmp3, zeroinitializer
47         %tmp5 = sext <8 x i1> %tmp4 to <8 x i16>
48         ret <8 x i16> %tmp5
51 define <4 x i32> @vtstQi32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
52         %tmp1 = load <4 x i32>* %A
53         %tmp2 = load <4 x i32>* %B
54         %tmp3 = and <4 x i32> %tmp1, %tmp2
55         %tmp4 = icmp ne <4 x i32> %tmp3, zeroinitializer
56         %tmp5 = sext <4 x i1> %tmp4 to <4 x i32>
57         ret <4 x i32> %tmp5