Fix part 1 of pr4682. PICADD is a 16-bit instruction even in thumb2 mode.
[llvm/avr.git] / test / CodeGen / Alpha / 2005-07-12-TwoMallocCalls.ll
blobc96b14ac97e597a3cb62fe4894e884fd91250c32
1 ; There should be exactly two calls here (memset and malloc), no more.
2 ; RUN: llvm-as < %s | llc -march=alpha | grep jsr | count 2
4 %typedef.bc_struct = type opaque
5 declare void @llvm.memset.i64(i8*, i8, i64, i32)
7 define i1 @l12_l94_bc_divide_endif_2E_3_2E_ce(i32* %tmp.71.reload, i32 %scale2.1.3, i32 %extra.0, %typedef.bc_struct* %n1, %typedef.bc_struct* %n2, i32* %tmp.92.reload, i32 %tmp.94.reload, i32* %tmp.98.reload, i32 %tmp.100.reload, i8** %tmp.112.out, i32* %tmp.157.out, i8** %tmp.158.out) {
8 newFuncRoot:
9         %tmp.120 = add i32 %extra.0, 2          ; <i32> [#uses=1]
10         %tmp.122 = add i32 %tmp.120, %tmp.94.reload             ; <i32> [#uses=1]
11         %tmp.123 = add i32 %tmp.122, %tmp.100.reload            ; <i32> [#uses=2]
12         %tmp.112 = malloc i8, i32 %tmp.123              ; <i8*> [#uses=1]
13         %tmp.137 = zext i32 %tmp.123 to i64             ; <i64> [#uses=1]
14         tail call void @llvm.memset.i64( i8* %tmp.112, i8 0, i64 %tmp.137, i32 0 )
15         ret i1 true