Fix part 1 of pr4682. PICADD is a 16-bit instruction even in thumb2 mode.
[llvm/avr.git] / test / CodeGen / Thumb2 / 2009-07-21-ISelBug.ll
blob98979b5449b70b9c7ebec22a9a7eef2eec40e996
1 ; RUN: llvm-as < %s | llc -mtriple=thumbv7-apple-darwin9 -mattr=+vfp2,+thumb2
2 ; rdar://7076238
4 @"\01LC" = external constant [36 x i8], align 1         ; <[36 x i8]*> [#uses=1]
6 define arm_apcscc i32 @getUnknown(i32, ...) nounwind {
7 entry:
8         %1 = load i8** undef, align 4           ; <i8*> [#uses=3]
9         %2 = getelementptr i8* %1, i32 4                ; <i8*> [#uses=1]
10         %3 = getelementptr i8* %1, i32 8                ; <i8*> [#uses=1]
11         %4 = bitcast i8* %2 to i32*             ; <i32*> [#uses=1]
12         %5 = load i32* %4, align 4              ; <i32> [#uses=1]
13         %6 = trunc i32 %5 to i8         ; <i8> [#uses=1]
14         %7 = getelementptr i8* %1, i32 12               ; <i8*> [#uses=1]
15         %8 = bitcast i8* %3 to i32*             ; <i32*> [#uses=1]
16         %9 = load i32* %8, align 4              ; <i32> [#uses=1]
17         %10 = trunc i32 %9 to i16               ; <i16> [#uses=1]
18         %11 = bitcast i8* %7 to i32*            ; <i32*> [#uses=1]
19         %12 = load i32* %11, align 4            ; <i32> [#uses=1]
20         %13 = trunc i32 %12 to i16              ; <i16> [#uses=1]
21         %14 = load i32* undef, align 4          ; <i32> [#uses=2]
22         %15 = sext i8 %6 to i32         ; <i32> [#uses=2]
23         %16 = sext i16 %10 to i32               ; <i32> [#uses=2]
24         %17 = sext i16 %13 to i32               ; <i32> [#uses=2]
25         %18 = call arm_apcscc  i32 (i8*, ...)* @printf(i8* getelementptr ([36 x i8]* @"\01LC", i32 0, i32 0), i32 -128, i32 0, i32 %15, i32 %16, i32 %17, i32 0, i32 %14) nounwind              ; <i32> [#uses=0]
26         %19 = add i32 0, %15            ; <i32> [#uses=1]
27         %20 = add i32 %19, %16          ; <i32> [#uses=1]
28         %21 = add i32 %20, %14          ; <i32> [#uses=1]
29         %22 = add i32 %21, %17          ; <i32> [#uses=1]
30         %23 = add i32 %22, 0            ; <i32> [#uses=1]
31         ret i32 %23
34 declare arm_apcscc i32 @printf(i8* nocapture, ...) nounwind