Merge branch 'master' into msp430
[llvm/msp430.git] / test / CodeGen / CellSPU / mul_ops.ll
blob085ce555dc2537df2ed4a5b30404bbac3e89a265
1 ; RUN: llvm-as -o - %s | llc -march=cellspu > %t1.s
2 ; RUN: grep mpy     %t1.s | count 44
3 ; RUN: grep mpyu    %t1.s | count 4
4 ; RUN: grep mpyh    %t1.s | count 10
5 ; RUN: grep mpyhh   %t1.s | count 2
6 ; RUN: grep rotma   %t1.s | count 12
7 ; RUN: grep rotmahi %t1.s | count 4
8 ; RUN: grep and     %t1.s | count 2
9 ; RUN: grep selb    %t1.s | count 6
10 ; RUN: grep fsmbi   %t1.s | count 4
11 ; RUN: grep shli    %t1.s | count 4
12 ; RUN: grep shlhi   %t1.s | count 4
13 ; RUN: grep ila     %t1.s | count 2
14 ; RUN: grep xsbh    %t1.s | count 4
15 target datalayout = "E-p:32:32:128-f64:64:128-f32:32:128-i64:32:128-i32:32:128-i16:16:128-i8:8:128-i1:8:128-a0:0:128-v128:128:128-s0:128:128"
16 target triple = "spu"
18 ; 32-bit multiply instruction generation:
19 define <4 x i32> @mpy_v4i32_1(<4 x i32> %arg1, <4 x i32> %arg2) {
20 entry:
21         %A = mul <4 x i32> %arg1, %arg2
22         ret <4 x i32> %A
25 define <4 x i32> @mpy_v4i32_2(<4 x i32> %arg1, <4 x i32> %arg2) {
26 entry:
27         %A = mul <4 x i32> %arg2, %arg1
28         ret <4 x i32> %A
31 define <8 x i16> @mpy_v8i16_1(<8 x i16> %arg1, <8 x i16> %arg2) {
32 entry:
33         %A = mul <8 x i16> %arg1, %arg2
34         ret <8 x i16> %A
37 define <8 x i16> @mpy_v8i16_2(<8 x i16> %arg1, <8 x i16> %arg2) {
38 entry:
39         %A = mul <8 x i16> %arg2, %arg1
40         ret <8 x i16> %A
43 define <16 x i8> @mul_v16i8_1(<16 x i8> %arg1, <16 x i8> %arg2) {
44 entry:
45         %A = mul <16 x i8> %arg2, %arg1
46         ret <16 x i8> %A
49 define <16 x i8> @mul_v16i8_2(<16 x i8> %arg1, <16 x i8> %arg2) {
50 entry:
51         %A = mul <16 x i8> %arg1, %arg2
52         ret <16 x i8> %A
55 define i32 @mul_i32_1(i32 %arg1, i32 %arg2) {
56 entry:
57         %A = mul i32 %arg2, %arg1
58         ret i32 %A
61 define i32 @mul_i32_2(i32 %arg1, i32 %arg2) {
62 entry:
63         %A = mul i32 %arg1, %arg2
64         ret i32 %A
67 define i16 @mul_i16_1(i16 %arg1, i16 %arg2) {
68 entry:
69         %A = mul i16 %arg2, %arg1
70         ret i16 %A
73 define i16 @mul_i16_2(i16 %arg1, i16 %arg2) {
74 entry:
75         %A = mul i16 %arg1, %arg2
76         ret i16 %A
79 define i8 @mul_i8_1(i8 %arg1, i8 %arg2) {
80 entry:
81         %A = mul i8 %arg2, %arg1
82         ret i8 %A
85 define i8 @mul_i8_2(i8 %arg1, i8 %arg2) {
86 entry:
87         %A = mul i8 %arg1, %arg2
88         ret i8 %A