Handle logical shift right (at least I hope so :) )
[llvm/msp430.git] / test / CodeGen / ARM / 2007-05-22-tailmerge-3.ll
blob4c4a9336fd91b25a545b6fb0816d73d2f6453b76
1 ; RUN: llvm-as < %s | llc -march=arm | grep bl.*baz | count 1
2 ; RUN: llvm-as < %s | llc -march=arm | grep bl.*quux | count 1
3 ; RUN: llvm-as < %s | llc -march=arm -enable-tail-merge=0 | grep bl.*baz | count 2
4 ; RUN: llvm-as < %s | llc -march=arm -enable-tail-merge=0 | grep bl.*quux | count 2
5 ; RUN: llvm-as < %s | llc -march=arm -enable-eh | grep bl.*baz | count 1
6 ; RUN: llvm-as < %s | llc -march=arm -enable-eh | grep bl.*quux | count 1
7 ; RUN: llvm-as < %s | llc -march=arm -enable-tail-merge=0 -enable-eh | grep bl.*baz | count 2
8 ; RUN: llvm-as < %s | llc -march=arm -enable-tail-merge=0 -enable-eh | grep bl.*quux | count 2
9 ; Check that tail merging is the default on ARM, and that -enable-tail-merge=0 works.
10 ; PR1628
12 ; ModuleID = 'tail.c'
13 target datalayout = "e-p:32:32:32-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:32:64-f32:32:32-f64:32:64-v64:64:64-v128:128:128-a0:0:64"
14 target triple = "i686-apple-darwin8"
16 define i32 @f(i32 %i, i32 %q) {
17 entry:
18         %i_addr = alloca i32            ; <i32*> [#uses=2]
19         %q_addr = alloca i32            ; <i32*> [#uses=2]
20         %retval = alloca i32, align 4           ; <i32*> [#uses=1]
21         "alloca point" = bitcast i32 0 to i32           ; <i32> [#uses=0]
22         store i32 %i, i32* %i_addr
23         store i32 %q, i32* %q_addr
24         %tmp = load i32* %i_addr                ; <i32> [#uses=1]
25         %tmp1 = icmp ne i32 %tmp, 0             ; <i1> [#uses=1]
26         %tmp12 = zext i1 %tmp1 to i8            ; <i8> [#uses=1]
27         %toBool = icmp ne i8 %tmp12, 0          ; <i1> [#uses=1]
28         br i1 %toBool, label %cond_true, label %cond_false
30 cond_true:              ; preds = %entry
31         %tmp3 = call i32 (...)* @bar( )         ; <i32> [#uses=0]
32         %tmp4 = call i32 (...)* @baz( i32 5, i32 6 )            ; <i32> [#uses=0]
33         %tmp7 = load i32* %q_addr               ; <i32> [#uses=1]
34         %tmp8 = icmp ne i32 %tmp7, 0            ; <i1> [#uses=1]
35         %tmp89 = zext i1 %tmp8 to i8            ; <i8> [#uses=1]
36         %toBool10 = icmp ne i8 %tmp89, 0                ; <i1> [#uses=1]
37         br i1 %toBool10, label %cond_true11, label %cond_false15
39 cond_false:             ; preds = %entry
40         %tmp5 = call i32 (...)* @foo( )         ; <i32> [#uses=0]
41         %tmp6 = call i32 (...)* @baz( i32 5, i32 6 )            ; <i32> [#uses=0]
42         %tmp27 = load i32* %q_addr              ; <i32> [#uses=1]
43         %tmp28 = icmp ne i32 %tmp27, 0          ; <i1> [#uses=1]
44         %tmp289 = zext i1 %tmp28 to i8          ; <i8> [#uses=1]
45         %toBool210 = icmp ne i8 %tmp289, 0              ; <i1> [#uses=1]
46         br i1 %toBool210, label %cond_true11, label %cond_false15
48 cond_true11:            ; preds = %cond_next
49         %tmp13 = call i32 (...)* @foo( )                ; <i32> [#uses=0]
50         %tmp14 = call i32 (...)* @quux( i32 3, i32 4 )          ; <i32> [#uses=0]
51         br label %cond_next18
53 cond_false15:           ; preds = %cond_next
54         %tmp16 = call i32 (...)* @bar( )                ; <i32> [#uses=0]
55         %tmp17 = call i32 (...)* @quux( i32 3, i32 4 )          ; <i32> [#uses=0]
56         br label %cond_next18
58 cond_next18:            ; preds = %cond_false15, %cond_true11
59         %tmp19 = call i32 (...)* @bar( )                ; <i32> [#uses=0]
60         br label %return
62 return:         ; preds = %cond_next18
63         %retval20 = load i32* %retval           ; <i32> [#uses=1]
64         ret i32 %retval20
67 declare i32 @bar(...)
69 declare i32 @baz(...)
71 declare i32 @foo(...)
73 declare i32 @quux(...)