Handle logical shift right (at least I hope so :) )
[llvm/msp430.git] / test / CodeGen / X86 / 2007-05-17-ShuffleISelBug.ll
blob64ccef3917a3839e13a1e33cc62839e832f9bca8
1 ; RUN: llvm-as < %s | llc -march=x86 -mattr=+sse2
2 ; RUN: llvm-as < %s | llc -march=x86 -mattr=+sse2 | not grep punpckhwd
4 declare <8 x i16> @llvm.x86.sse2.packuswb.128(<8 x i16>, <8 x i16>)
6 declare <8 x i16> @llvm.x86.sse2.psrl.w(<8 x i16>, <8 x i16>)
8 define fastcc void @test(i32* %src, i32 %sbpr, i32* %dst, i32 %dbpr, i32 %w, i32 %h, i32 %dstalpha, i32 %mask) {
9         %tmp633 = shufflevector <8 x i16> zeroinitializer, <8 x i16> undef, <8 x i32> < i32 4, i32 4, i32 5, i32 5, i32 6, i32 6, i32 7, i32 7 >
10         %tmp715 = mul <8 x i16> zeroinitializer, %tmp633
11         %tmp776 = bitcast <8 x i16> %tmp715 to <4 x i32>
12         %tmp777 = add <4 x i32> %tmp776, shufflevector (<4 x i32> < i32 65537, i32 0, i32 0, i32 0 >, <4 x i32> < i32 65537, i32 0, i32 0, i32 0 >, <4 x i32> zeroinitializer)
13         %tmp805 = add <4 x i32> %tmp777, zeroinitializer
14         %tmp832 = bitcast <4 x i32> %tmp805 to <8 x i16>
15         %tmp838 = tail call <8 x i16> @llvm.x86.sse2.psrl.w( <8 x i16> %tmp832, <8 x i16> < i16 8, i16 undef, i16 undef, i16 undef, i16 undef, i16 undef, i16 undef, i16 undef > )
16         %tmp1020 = tail call <8 x i16> @llvm.x86.sse2.packuswb.128( <8 x i16> zeroinitializer, <8 x i16> %tmp838 )
17         %tmp1030 = bitcast <8 x i16> %tmp1020 to <4 x i32>
18         %tmp1033 = add <4 x i32> zeroinitializer, %tmp1030
19         %tmp1048 = bitcast <4 x i32> %tmp1033 to <2 x i64>
20         %tmp1049 = or <2 x i64> %tmp1048, zeroinitializer
21         store <2 x i64> %tmp1049, <2 x i64>* null
22         ret void