Handle logical shift right (at least I hope so :) )
[llvm/msp430.git] / test / CodeGen / X86 / legalizedag_vec.ll
blob97654b201ba01624f822b3fe9ee26982e2f8fbcc
1 ; RUN: llvm-as < %s | llc -march=x86 -mattr=sse2 -disable-mmx -o %t -f
2 ; RUN: grep divdi3  %t | count 2
5 ; Test case for r63760 where we generate a legalization assert that an illegal
6 ; type has been inserted by LegalizeDAG after LegalizeType has run. With sse2,
7 ; v2i64 is a legal type but with mmx disabled, i64 is an illegal type. When
8 ; legalizing the divide in LegalizeDAG, we scalarize the vector divide and make
9 ; two 64 bit divide library calls which introduces i64 nodes that needs to be
10 ; promoted.
12 define <2 x i64> @test_long_div(<2 x i64> %num, <2 x i64> %div) {
13   %div.r = sdiv <2 x i64> %num, %div
14   ret <2 x i64>  %div.r
15 }