Handle logical shift right (at least I hope so :) )
[llvm/msp430.git] / test / CodeGen / X86 / zext-inreg-1.ll
blobbc8e482d562de67cb232fb09df19b9344d09ecb7
1 ; RUN: llvm-as < %s | llc -march=x86 | not grep and
3 ; These tests differ from the ones in zext-inreg-0.ll in that
4 ; on x86-64 they do require and instructions.
6 ; These should use movzbl instead of 'and 255'.
7 ; This related to not having ZERO_EXTEND_REG node.
9 define i64 @l(i64 %d) nounwind  {
10         %e = add i64 %d, 1
11         %retval = and i64 %e, 1099511627775
12         ret i64 %retval
14 define i64 @m(i64 %d) nounwind  {
15         %e = add i64 %d, 1
16         %retval = and i64 %e, 281474976710655
17         ret i64 %retval