In some rare cases, the register allocator can spill registers but end up not utilizi...
[llvm/msp430.git] / test / CodeGen / PowerPC / rotl-64.ll
blob3963d9a9d71a07792dca91b7e6ff6eabe6aeb144
1 ; RUN: llvm-as < %s | llc -march=ppc64 | grep rldicl
2 ; RUN: llvm-as < %s | llc -march=ppc64 | grep rldcl
3 ; PR1613
5 define i64 @t1(i64 %A) {
6         %tmp1 = lshr i64 %A, 57
7         %tmp2 = shl i64 %A, 7
8         %tmp3 = or i64 %tmp1, %tmp2
9         ret i64 %tmp3
12 define i64 @t2(i64 %A, i8 zeroext %Amt) {
13         %Amt1 = zext i8 %Amt to i64
14         %tmp1 = lshr i64 %A, %Amt1
15         %Amt2  = sub i8 64, %Amt
16         %Amt3 = zext i8 %Amt2 to i64
17         %tmp2 = shl i64 %A, %Amt3
18         %tmp3 = or i64 %tmp1, %tmp2
19         ret i64 %tmp3