In some rare cases, the register allocator can spill registers but end up not utilizi...
[llvm/msp430.git] / test / CodeGen / X86 / 2007-07-18-Vector-Extract.ll
blobc0bd282e019159f5ae108aa99019bb6181cc72b4
1 ; RUN: llvm-as < %s | llc -march=x86-64 -mattr=+sse | grep {movq        (%rdi), %rax}
2 ; RUN: llvm-as < %s | llc -march=x86-64 -mattr=+sse | grep {movq        8(%rdi), %rax}
3 define i64 @foo_0(<2 x i64>* %val) {
4 entry:
5         %val12 = getelementptr <2 x i64>* %val, i32 0, i32 0            ; <i64*> [#uses=1]
6         %tmp7 = load i64* %val12                ; <i64> [#uses=1]
7         ret i64 %tmp7
10 define i64 @foo_1(<2 x i64>* %val) {
11 entry:
12         %tmp2.gep = getelementptr <2 x i64>* %val, i32 0, i32 1         ; <i64*> [#uses=1]
13         %tmp4 = load i64* %tmp2.gep             ; <i64> [#uses=1]
14         ret i64 %tmp4