In some rare cases, the register allocator can spill registers but end up not utilizi...
[llvm/msp430.git] / test / CodeGen / X86 / inline-asm-x-scalar.ll
blobd1bac0c3b27df5868c5e31f6db5740677b22f647
1 ; RUN: llvm-as < %s | llc -march=x86 -mcpu=yonah
3 define void @test1() {
4         tail call void asm sideeffect "ucomiss $0", "x"( float 0x41E0000000000000)
5         ret void
8 define void @test2() {
9         %tmp53 = tail call i32 asm "ucomiss $1, $3\0Acmovae  $2, $0 ", "=r,mx,mr,x,0,~{dirflag},~{fpsr},~{flags},~{cc}"( float 0x41E0000000000000, i32 2147483647, float 0.000000e+00, i32 0 )         ; <i32> [#uses
10         unreachable
13 define void @test3() {
14         tail call void asm sideeffect "ucomiss $0, $1", "mx,x,~{dirflag},~{fpsr},~{flags},~{cc}"( float 0x41E0000000000000, i32 65536 )
15         ret void
18 define void @test4() {
19         %tmp1 = tail call float asm "", "=x,0,~{dirflag},~{fpsr},~{flags}"( float 0x47EFFFFFE0000000 ); <float> [#uses=1]
20         %tmp4 = sub float %tmp1, 0x3810000000000000             ; <float> [#uses=1]
21         tail call void asm sideeffect "", "x,~{dirflag},~{fpsr},~{flags}"( float %tmp4 )
22         ret void