In some rare cases, the register allocator can spill registers but end up not utilizi...
[llvm/msp430.git] / test / CodeGen / X86 / ins_subreg_coalesce-2.ll
blob5c0b0d3d3e954a7e989b0f73a4d814c166ae48f9
1 ; RUN: llvm-as < %s | llc -march=x86-64 | not grep movw
3 define i16 @test5(i16 %f12) nounwind {
4         %f11 = shl i16 %f12, 2          ; <i16> [#uses=1]
5         %tmp7.25 = ashr i16 %f11, 8             ; <i16> [#uses=1]
6         ret i16 %tmp7.25