In some rare cases, the register allocator can spill registers but end up not utilizi...
[llvm/msp430.git] / test / CodeGen / X86 / sse-align-6.ll
blobdace291730f7fd35d5485c8778e501aed9281ecc
1 ; RUN: llvm-as < %s | llc -march=x86-64 | grep movups | count 1
3 define <2 x i64> @bar(<2 x i64>* %p, <2 x i64> %x) nounwind {
4   %t = load <2 x i64>* %p, align 8
5   %z = mul <2 x i64> %t, %x
6   ret <2 x i64> %z