In some rare cases, the register allocator can spill registers but end up not utilizi...
[llvm/msp430.git] / test / CodeGen / X86 / vec_fneg.ll
blob03765d681cc323efdb75013eb194c24be2763f85
1 ; RUN: llvm-as < %s | llc -march=x86 -mattr=+sse2
3 define <4 x float> @t1(<4 x float> %Q) {
4         %tmp15 = sub <4 x float> < float -0.000000e+00, float -0.000000e+00, float -0.000000e+00, float -0.000000e+00 >, %Q
5         ret <4 x float> %tmp15
8 define <4 x float> @t2(<4 x float> %Q) {
9         %tmp15 = sub <4 x float> zeroinitializer, %Q
10         ret <4 x float> %tmp15