In some rare cases, the register allocator can spill registers but end up not utilizi...
[llvm/msp430.git] / test / CodeGen / X86 / vec_shuffle-31.ll
blobefcd0300e35ff89e8739c8f135f8c4dc73cea2ab
1 ; RUN: llvm-as < %s | llc -march=x86 -mcpu=yonah -o %t -f
2 ; RUN: grep pextrw %t | count 1
3 ; RUN: grep movlhps %t | count 1
4 ; RUN: grep pshufhw %t | count 1
5 ; RUN: grep pinsrw %t | count 1
6 ; RUN: llvm-as < %s | llc -march=x86 -mcpu=core2 -o %t -f
7 ; RUN: grep pshufb %t | count 1
9 define <8 x i16> @shuf3(<8 x i16> %T0, <8 x i16> %T1) nounwind readnone {
10 entry:
11         %tmp9 = shufflevector <8 x i16> %T0, <8 x i16> %T1, <8 x i32> < i32 0, i32 1, i32 undef, i32 undef, i32 3, i32 11, i32 undef , i32 undef >
12         ret <8 x i16> %tmp9