1 ; RUN: llvm-as < %s | llc -march=x86 -mattr=+sse2 -disable-mmx -o %t -f
2 ; RUN: grep psllq %t | count 2
3 ; RUN: grep pslld %t | count 2
4 ; RUN: grep psllw %t | count 2
6 ; test vector shifts converted to proper SSE2 vector shifts when the shift
7 ; amounts are the same.
9 define void @shift1a(<2 x i64> %val, <2 x i64>* %dst) nounwind {
11 %shl = shl <2 x i64> %val, < i64 32, i64 32 >
12 store <2 x i64> %shl, <2 x i64>* %dst
16 define void @shift1b(<2 x i64> %val, <2 x i64>* %dst, i64 %amt) nounwind {
18 %0 = insertelement <2 x i64> undef, i64 %amt, i32 0
19 %1 = insertelement <2 x i64> %0, i64 %amt, i32 1
20 %shl = shl <2 x i64> %val, %1
21 store <2 x i64> %shl, <2 x i64>* %dst
26 define void @shift2a(<4 x i32> %val, <4 x i32>* %dst) nounwind {
28 %shl = shl <4 x i32> %val, < i32 5, i32 5, i32 5, i32 5 >
29 store <4 x i32> %shl, <4 x i32>* %dst
33 define void @shift2b(<4 x i32> %val, <4 x i32>* %dst, i32 %amt) nounwind {
35 %0 = insertelement <4 x i32> undef, i32 %amt, i32 0
36 %1 = insertelement <4 x i32> %0, i32 %amt, i32 1
37 %2 = insertelement <4 x i32> %1, i32 %amt, i32 2
38 %3 = insertelement <4 x i32> %2, i32 %amt, i32 3
39 %shl = shl <4 x i32> %val, %3
40 store <4 x i32> %shl, <4 x i32>* %dst
44 define void @shift3a(<8 x i16> %val, <8 x i16>* %dst) nounwind {
46 %shl = shl <8 x i16> %val, < i16 5, i16 5, i16 5, i16 5, i16 5, i16 5, i16 5, i16 5 >
47 store <8 x i16> %shl, <8 x i16>* %dst
51 define void @shift3b(<8 x i16> %val, <8 x i16>* %dst, i16 %amt) nounwind {
53 %0 = insertelement <8 x i16> undef, i16 %amt, i32 0
54 %1 = insertelement <8 x i16> %0, i16 %amt, i32 1
55 %2 = insertelement <8 x i16> %0, i16 %amt, i32 2
56 %3 = insertelement <8 x i16> %0, i16 %amt, i32 3
57 %4 = insertelement <8 x i16> %0, i16 %amt, i32 4
58 %5 = insertelement <8 x i16> %0, i16 %amt, i32 5
59 %6 = insertelement <8 x i16> %0, i16 %amt, i32 6
60 %7 = insertelement <8 x i16> %0, i16 %amt, i32 7
61 %shl = shl <8 x i16> %val, %7
62 store <8 x i16> %shl, <8 x i16>* %dst