A8.6.92 MCR (Encoding A1): if coproc == '101x' then SEE "Advanced SIMD and VFP"
[llvm/stm8.git] / test / MC / Disassembler / ARM / invalid-MOVr-arm.txt
blobf82d3cb0b10f446fc548696dd2ea9f0fa49307f5
1 # RUN: llvm-mc --disassemble %s -triple=arm-apple-darwin9 |& grep {invalid instruction encoding}
3 # Opcode=0 Name=PHI Format=(42)
4 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0 
5 # -------------------------------------------------------------------------------------------------
6 # | 1: 1: 1: 1| 0: 0: 0: 1| 1: 0: 1: 1| 1: 1: 0: 0| 1: 1: 0: 1| 0: 0: 0: 0| 0: 0: 0: 0| 0: 0: 1: 0|
7 # -------------------------------------------------------------------------------------------------
8 # To qualify as a MOV (register) instruction, Inst{19-16} "should" be 0b0000, instead it is = 0b1100.
9 # The instruction is UNPREDICTABLE, and is not a valid intruction.
11 # See also
12 # A8.6.97 MOV (register)
13 0x2 0xd0 0xbc 0xf1