A8.6.92 MCR (Encoding A1): if coproc == '101x' then SEE "Advanced SIMD and VFP"
[llvm/stm8.git] / test / MC / Disassembler / ARM / invalid-RSC-arm.txt
blobe7992ae6342eeacfc019e161a0b675962f3c5dfc
1 # RUN: llvm-mc --disassemble %s -triple=arm-apple-darwin9 |& grep {invalid instruction encoding}
3 # Opcode=261 Name=RSCrs Format=ARM_FORMAT_DPSOREGFRM(5)
4 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0 
5 # -------------------------------------------------------------------------------------------------
6 # | 0: 0: 1: 1| 0: 0: 0: 0| 1: 1: 1: 0| 0: 1: 0: 0| 1: 1: 1: 1| 1: 0: 0: 0| 0: 1: 0: 1| 1: 1: 1: 1|
7 # -------------------------------------------------------------------------------------------------
8 # if d == 15 || n == 15 || m == 15 || s == 15 then UNPREDICTABLE;
9 0x5f 0xf8 0xe4 0x30