Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / CellSPU / extract_elt.ll
blob0ac971c58c5b8a9eefab9359f701602ae9a761c5
1 ; RUN: llc < %s -march=cellspu > %t1.s
2 ; RUN: grep shufb   %t1.s | count 39
3 ; RUN: grep ilhu    %t1.s | count 27
4 ; RUN: grep iohl    %t1.s | count 27
5 ; RUN: grep lqa     %t1.s | count 10
6 ; RUN: grep shlqby  %t1.s | count 12
7 ; RUN: grep   515   %t1.s | count 1
8 ; RUN: grep  1029   %t1.s | count 2
9 ; RUN: grep  1543   %t1.s | count 2
10 ; RUN: grep  2057   %t1.s | count 2
11 ; RUN: grep  2571   %t1.s | count 2
12 ; RUN: grep  3085   %t1.s | count 2
13 ; RUN: grep  3599   %t1.s | count 2
14 ; RUN: grep 32768   %t1.s | count 1
15 ; RUN: grep 32769   %t1.s | count 1
16 ; RUN: grep 32770   %t1.s | count 1
17 ; RUN: grep 32771   %t1.s | count 1
18 ; RUN: grep 32772   %t1.s | count 1
19 ; RUN: grep 32773   %t1.s | count 1
20 ; RUN: grep 32774   %t1.s | count 1
21 ; RUN: grep 32775   %t1.s | count 1
22 ; RUN: grep 32776   %t1.s | count 1
23 ; RUN: grep 32777   %t1.s | count 1
24 ; RUN: grep 32778   %t1.s | count 1
25 ; RUN: grep 32779   %t1.s | count 1
26 ; RUN: grep 32780   %t1.s | count 1
27 ; RUN: grep 32781   %t1.s | count 1
28 ; RUN: grep 32782   %t1.s | count 1
29 ; RUN: grep 32783   %t1.s | count 1
30 ; RUN: grep 32896   %t1.s | count 24
32 target datalayout = "E-p:32:32:128-f64:64:128-f32:32:128-i64:32:128-i32:32:128-i16:16:128-i8:8:128-i1:8:128-a0:0:128-v128:128:128-s0:128:128"
33 target triple = "spu"
35 define i32 @i32_extract_0(<4 x i32> %v) {
36 entry:
37   %a = extractelement <4 x i32> %v, i32 0
38   ret i32 %a
41 define i32 @i32_extract_1(<4 x i32> %v) {
42 entry:
43   %a = extractelement <4 x i32> %v, i32 1
44   ret i32 %a
47 define i32 @i32_extract_2(<4 x i32> %v) {
48 entry:
49   %a = extractelement <4 x i32> %v, i32 2
50   ret i32 %a
53 define i32 @i32_extract_3(<4 x i32> %v) {
54 entry:
55   %a = extractelement <4 x i32> %v, i32 3
56   ret i32 %a
59 define i16 @i16_extract_0(<8 x i16> %v) {
60 entry:
61   %a = extractelement <8 x i16> %v, i32 0
62   ret i16 %a
65 define i16 @i16_extract_1(<8 x i16> %v) {
66 entry:
67   %a = extractelement <8 x i16> %v, i32 1
68   ret i16 %a
71 define i16 @i16_extract_2(<8 x i16> %v) {
72 entry:
73   %a = extractelement <8 x i16> %v, i32 2
74   ret i16 %a
77 define i16 @i16_extract_3(<8 x i16> %v) {
78 entry:
79   %a = extractelement <8 x i16> %v, i32 3
80   ret i16 %a
83 define i16 @i16_extract_4(<8 x i16> %v) {
84 entry:
85   %a = extractelement <8 x i16> %v, i32 4
86   ret i16 %a
89 define i16 @i16_extract_5(<8 x i16> %v) {
90 entry:
91   %a = extractelement <8 x i16> %v, i32 5
92   ret i16 %a
95 define i16 @i16_extract_6(<8 x i16> %v) {
96 entry:
97   %a = extractelement <8 x i16> %v, i32 6
98   ret i16 %a
101 define i16 @i16_extract_7(<8 x i16> %v) {
102 entry:
103   %a = extractelement <8 x i16> %v, i32 7
104   ret i16 %a
107 define i8 @i8_extract_0(<16 x i8> %v) {
108 entry:
109   %a = extractelement <16 x i8> %v, i32 0
110   ret i8 %a
113 define i8 @i8_extract_1(<16 x i8> %v) {
114 entry:
115   %a = extractelement <16 x i8> %v, i32 1
116   ret i8 %a
119 define i8 @i8_extract_2(<16 x i8> %v) {
120 entry:
121   %a = extractelement <16 x i8> %v, i32 2
122   ret i8 %a
125 define i8 @i8_extract_3(<16 x i8> %v) {
126 entry:
127   %a = extractelement <16 x i8> %v, i32 3
128   ret i8 %a
131 define i8 @i8_extract_4(<16 x i8> %v) {
132 entry:
133   %a = extractelement <16 x i8> %v, i32 4
134   ret i8 %a
137 define i8 @i8_extract_5(<16 x i8> %v) {
138 entry:
139   %a = extractelement <16 x i8> %v, i32 5
140   ret i8 %a
143 define i8 @i8_extract_6(<16 x i8> %v) {
144 entry:
145   %a = extractelement <16 x i8> %v, i32 6
146   ret i8 %a
149 define i8 @i8_extract_7(<16 x i8> %v) {
150 entry:
151   %a = extractelement <16 x i8> %v, i32 7
152   ret i8 %a
155 define i8 @i8_extract_8(<16 x i8> %v) {
156 entry:
157   %a = extractelement <16 x i8> %v, i32 8
158   ret i8 %a
161 define i8 @i8_extract_9(<16 x i8> %v) {
162 entry:
163   %a = extractelement <16 x i8> %v, i32 9
164   ret i8 %a
167 define i8 @i8_extract_10(<16 x i8> %v) {
168 entry:
169   %a = extractelement <16 x i8> %v, i32 10
170   ret i8 %a
173 define i8 @i8_extract_11(<16 x i8> %v) {
174 entry:
175   %a = extractelement <16 x i8> %v, i32 11
176   ret i8 %a
179 define i8 @i8_extract_12(<16 x i8> %v) {
180 entry:
181   %a = extractelement <16 x i8> %v, i32 12
182   ret i8 %a
185 define i8 @i8_extract_13(<16 x i8> %v) {
186 entry:
187   %a = extractelement <16 x i8> %v, i32 13
188   ret i8 %a
191 define i8 @i8_extract_14(<16 x i8> %v) {
192 entry:
193   %a = extractelement <16 x i8> %v, i32 14
194   ret i8 %a
197 define i8 @i8_extract_15(<16 x i8> %v) {
198 entry:
199   %a = extractelement <16 x i8> %v, i32 15
200   ret i8 %a
203 ;;--------------------------------------------------------------------------
204 ;; extract element, variable index:
205 ;;--------------------------------------------------------------------------
207 define i8 @extract_varadic_i8(i32 %i) nounwind readnone {
208 entry:
209         %0 = extractelement <16 x i8> < i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 8, i8 9, i8 10, i8 11, i8 12, i8 13, i8 14, i8 15>, i32 %i
210         ret i8 %0
213 define i8 @extract_varadic_i8_1(<16 x i8> %v, i32 %i) nounwind readnone {
214 entry:
215         %0 = extractelement <16 x i8> %v, i32 %i
216         ret i8 %0
219 define i16 @extract_varadic_i16(i32 %i) nounwind readnone {
220 entry:
221         %0 = extractelement <8 x i16> < i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, i32 %i
222         ret i16 %0
225 define i16 @extract_varadic_i16_1(<8 x i16> %v, i32 %i) nounwind readnone {
226 entry:
227         %0 = extractelement <8 x i16> %v, i32 %i
228         ret i16 %0
231 define i32 @extract_varadic_i32(i32 %i) nounwind readnone {
232 entry:
233         %0 = extractelement <4 x i32> < i32 0, i32 1, i32 2, i32 3>, i32 %i
234         ret i32 %0
237 define i32 @extract_varadic_i32_1(<4 x i32> %v, i32 %i) nounwind readnone {
238 entry:
239         %0 = extractelement <4 x i32> %v, i32 %i
240         ret i32 %0
243 define float @extract_varadic_f32(i32 %i) nounwind readnone {
244 entry:
245         %0 = extractelement <4 x float> < float 1.000000e+00, float 2.000000e+00, float 3.000000e+00, float 4.000000e+00 >, i32 %i
246         ret float %0
249 define float @extract_varadic_f32_1(<4 x float> %v, i32 %i) nounwind readnone {
250 entry:
251         %0 = extractelement <4 x float> %v, i32 %i
252         ret float %0
255 define i64 @extract_varadic_i64(i32 %i) nounwind readnone {
256 entry:
257         %0 = extractelement <2 x i64> < i64 0, i64 1>, i32 %i
258         ret i64 %0
261 define i64 @extract_varadic_i64_1(<2 x i64> %v, i32 %i) nounwind readnone {
262 entry:
263         %0 = extractelement <2 x i64> %v, i32 %i
264         ret i64 %0
267 define double @extract_varadic_f64(i32 %i) nounwind readnone {
268 entry:
269         %0 = extractelement <2 x double> < double 1.000000e+00, double 2.000000e+00>, i32 %i
270         ret double %0
273 define double @extract_varadic_f64_1(<2 x double> %v, i32 %i) nounwind readnone {
274 entry:
275         %0 = extractelement <2 x double> %v, i32 %i
276         ret double %0