Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / SPARC / xnor.ll
blob6ff66bd6fcc673de8e965c0e0e39a8db2867dbb6
1 ; RUN: llc < %s -march=sparc | \
2 ; RUN:   grep xnor | count 2
4 define i32 @test1(i32 %X, i32 %Y) {
5         %A = xor i32 %X, %Y             ; <i32> [#uses=1]
6         %B = xor i32 %A, -1             ; <i32> [#uses=1]
7         ret i32 %B
10 define i32 @test2(i32 %X, i32 %Y) {
11         %A = xor i32 %X, -1             ; <i32> [#uses=1]
12         %B = xor i32 %A, %Y             ; <i32> [#uses=1]
13         ret i32 %B