Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / 2008-08-17-UComiCodeGenBug.ll
blob32f6ca0ce086bd9ca48e7650a3915edd0129ebb0
1 ; RUN: llc < %s -mtriple=x86_64-apple-darwin | grep movzbl
3 define i32 @foo(<4 x float> %a, <4 x float> %b) nounwind {
4 entry:
5         tail call i32 @llvm.x86.sse.ucomige.ss( <4 x float> %a, <4 x float> %b ) nounwind readnone
6         ret i32 %0
9 declare i32 @llvm.x86.sse.ucomige.ss(<4 x float>, <4 x float>) nounwind readnone