Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / 2009-02-05-CoalescerBug.ll
bloba46a20b1da657a999a5829c8730de9c3dd213418
1 ; RUN: llc < %s -march=x86 -mattr=+sse2,-sse41 -o %t
2 ; RUN: grep movss %t | count 2
3 ; RUN: grep movaps %t | count 2
4 ; RUN: grep movdqa %t | count 2
6 define i1 @t([2 x float]* %y, [2 x float]* %w, i32, [2 x float]* %x.pn59, i32 %smax190, i32 %j.1180, <4 x float> %wu.2179, <4 x float> %wr.2178, <4 x float>* %tmp89.out, <4 x float>* %tmp107.out, i32* %indvar.next218.out) nounwind {
7 newFuncRoot:
8         %tmp82 = insertelement <4 x float> %wr.2178, float 0.000000e+00, i32 0          ; <<4 x float>> [#uses=1]
9         %tmp85 = insertelement <4 x float> %tmp82, float 0.000000e+00, i32 1            ; <<4 x float>> [#uses=1]
10         %tmp87 = insertelement <4 x float> %tmp85, float 0.000000e+00, i32 2            ; <<4 x float>> [#uses=1]
11         %tmp89 = insertelement <4 x float> %tmp87, float 0.000000e+00, i32 3            ; <<4 x float>> [#uses=1]
12         store <4 x float> %tmp89, <4 x float>* %tmp89.out
13         ret i1 false