Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / 2009-06-05-VariableIndexInsert.ll
blob8bb3dc63a3b9ac4cfb9f26735075fb2a99fa858f
1 ; RUN: llc < %s
3 define <2 x i64> @_mm_insert_epi16(<2 x i64> %a, i32 %b, i32 %imm) nounwind readnone {
4 entry:
5         %conv = bitcast <2 x i64> %a to <8 x i16>               ; <<8 x i16>> [#uses=1]
6         %conv2 = trunc i32 %b to i16            ; <i16> [#uses=1]
7         %and = and i32 %imm, 7          ; <i32> [#uses=1]
8         %vecins = insertelement <8 x i16> %conv, i16 %conv2, i32 %and           ; <<8 x i16>> [#uses=1]
9         %conv6 = bitcast <8 x i16> %vecins to <2 x i64>         ; <<2 x i64>> [#uses=1]
10         ret <2 x i64> %conv6