Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / byval.ll
blobac0bc094e56eed7204c3f8e136e14fb1b354f722
1 ; RUN: llc < %s -march=x86-64 | FileCheck -check-prefix=X86-64 %s
2 ; RUN: llc < %s -march=x86 | FileCheck -check-prefix=X86 %s
4 ; X86: movl     4(%esp), %eax
5 ; X86: movl     8(%esp), %edx
7 ; X86-64: movq  8(%rsp), %rax
9 %struct.s = type { i64, i64, i64 }
11 define i64 @f(%struct.s* byval %a) {
12 entry:
13         %tmp2 = getelementptr %struct.s* %a, i32 0, i32 0
14         %tmp3 = load i64* %tmp2, align 8
15         ret i64 %tmp3