Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / constant-pool-sharing.ll
blob33de5767ad65a176c4cfb96f06734dd362122195
1 ; RUN: llc < %s -march=x86-64 | FileCheck %s
3 ; llc should share constant pool entries between this integer vector
4 ; and this floating-point vector since they have the same encoding.
6 ; CHECK:  LCPI0_0(%rip), %xmm0
7 ; CHECK:  movaps        %xmm0, (%rdi)
8 ; CHECK:  movaps        %xmm0, (%rsi)
10 define void @foo(<4 x i32>* %p, <4 x float>* %q, i1 %t) nounwind {
11 entry:
12   br label %loop
13 loop:
14   store <4 x i32><i32 1073741824, i32 1073741824, i32 1073741824, i32 1073741824>, <4 x i32>* %p
15   store <4 x float><float 2.0, float 2.0, float 2.0, float 2.0>, <4 x float>* %q
16   br i1 %t, label %loop, label %ret
17 ret:
18   ret void