Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / convert-2-addr-3-addr-inc64.ll
blob17cb2b3057215d00c1d3e684e94ecfee7e2ba3f1
1 ; RUN: llc < %s -march=x86-64 -o %t -stats -info-output-file - | \
2 ; RUN:   grep {asm-printer} | grep {Number of machine instrs printed} | grep 9
3 ; RUN: grep {leal       1(\%rsi),} %t
5 define fastcc zeroext i8 @fullGtU(i32 %i1, i32 %i2, i8* %ptr) nounwind optsize {
6 entry:
7   %0 = add i32 %i2, 1           ; <i32> [#uses=1]
8   %1 = sext i32 %0 to i64               ; <i64> [#uses=1]
9   %2 = getelementptr i8* %ptr, i64 %1           ; <i8*> [#uses=1]
10   %3 = load i8* %2, align 1             ; <i8> [#uses=1]
11   %4 = icmp eq i8 0, %3         ; <i1> [#uses=1]
12   br i1 %4, label %bb3, label %bb34
14 bb3:            ; preds = %entry
15   %5 = add i32 %i2, 4           ; <i32> [#uses=0]
16   %6 = trunc i32 %5 to i8
17   ret i8 %6
19 bb34:           ; preds = %entry
20   ret i8 0