Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / extend.ll
blob9553b1b578b15d509749d2127ed8249c5c6769aa
1 ; RUN: llc < %s -march=x86 -x86-asm-syntax=intel | grep movzx | count 1
2 ; RUN: llc < %s -march=x86 -x86-asm-syntax=intel | grep movsx | count 1
4 @G1 = internal global i8 0              ; <i8*> [#uses=1]
5 @G2 = internal global i8 0              ; <i8*> [#uses=1]
7 define i16 @test1() {
8         %tmp.0 = load i8* @G1           ; <i8> [#uses=1]
9         %tmp.3 = zext i8 %tmp.0 to i16          ; <i16> [#uses=1]
10         ret i16 %tmp.3
13 define i16 @test2() {
14         %tmp.0 = load i8* @G2           ; <i8> [#uses=1]
15         %tmp.3 = sext i8 %tmp.0 to i16          ; <i16> [#uses=1]
16         ret i16 %tmp.3