Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / extractelement-load.ll
blobee57d9b762952bfbe79e8c557ceb52e35516757a
1 ; RUN: llc < %s -march=x86 -mattr=+sse2 -mcpu=yonah | not grep movd
2 ; RUN: llc < %s -march=x86-64 -mattr=+sse2 -mcpu=core2 | not grep movd
4 define i32 @t(<2 x i64>* %val) nounwind  {
5         %tmp2 = load <2 x i64>* %val, align 16          ; <<2 x i64>> [#uses=1]
6         %tmp3 = bitcast <2 x i64> %tmp2 to <4 x i32>            ; <<4 x i32>> [#uses=1]
7         %tmp4 = extractelement <4 x i32> %tmp3, i32 2           ; <i32> [#uses=1]
8         ret i32 %tmp4