Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / fp_load_cast_fold.ll
bloba160ac69442926a41a7eb461e263de0316ebcaca
1 ; RUN: llc < %s -march=x86 | grep fild | not grep ESP
3 define double @short(i16* %P) {
4         %V = load i16* %P               ; <i16> [#uses=1]
5         %V2 = sitofp i16 %V to double           ; <double> [#uses=1]
6         ret double %V2
9 define double @int(i32* %P) {
10         %V = load i32* %P               ; <i32> [#uses=1]
11         %V2 = sitofp i32 %V to double           ; <double> [#uses=1]
12         ret double %V2
15 define double @long(i64* %P) {
16         %V = load i64* %P               ; <i64> [#uses=1]
17         %V2 = sitofp i64 %V to double           ; <double> [#uses=1]
18         ret double %V2