Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / inline-asm-fpstack5.ll
blob8b219cf9277339dd1294253c3a35efa600e9870e
1 ; RUN: llc < %s -march=x86
2 ; PR4485
4 define void @test(x86_fp80* %a) {
5 entry:
6         %0 = load x86_fp80* %a, align 16
7         %1 = fmul x86_fp80 %0, 0xK4006B400000000000000
8         %2 = fmul x86_fp80 %1, 0xK4012F424000000000000
9         tail call void asm sideeffect "fistpl $0", "{st},~{st}"(x86_fp80 %2)
10         %3 = load x86_fp80* %a, align 16
11         %4 = fmul x86_fp80 %3, 0xK4006B400000000000000
12         %5 = fmul x86_fp80 %4, 0xK4012F424000000000000
13         tail call void asm sideeffect "fistpl $0", "{st},~{st}"(x86_fp80 %5)
14         ret void