Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / inline-asm-q-regs.ll
blobab44206f8065a07864d374411c29bec62f5b8078
1 ; RUN: llc < %s -march=x86-64
2 ; rdar://7066579
4         type { i64, i64, i64, i64, i64 }                ; type %0
6 define void @t() nounwind {
7 entry:
8         %asmtmp = call %0 asm sideeffect "mov    %cr0, $0       \0Amov    %cr2, $1       \0Amov    %cr3, $2       \0Amov    %cr4, $3       \0Amov    %cr8, $0       \0A", "=q,=q,=q,=q,=q,~{dirflag},~{fpsr},~{flags}"() nounwind               ; <%0> [#uses=0]
9         ret void