Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / mfence.ll
bloba1b22834d1aa4964849112b0960a02f452eea3ed
1 ; RUN: llc < %s -march=x86 -mattr=+sse2 | not grep sfence
2 ; RUN: llc < %s -march=x86 -mattr=+sse2 | not grep lfence
3 ; RUN: llc < %s -march=x86 -mattr=+sse2 | grep mfence
6 declare void @llvm.memory.barrier( i1 , i1 , i1 , i1 , i1)
8 define void @test() {
9         call void @llvm.memory.barrier( i1 true, i1 true,  i1 false, i1 false, i1 true)
10         call void @llvm.memory.barrier( i1 true, i1 false, i1 true,  i1 false, i1 true)
11         call void @llvm.memory.barrier( i1 true, i1 false, i1 false, i1 true,  i1 true)
13         call void @llvm.memory.barrier( i1 true, i1 true,  i1 true,  i1 false, i1 true)
14         call void @llvm.memory.barrier( i1 true, i1 true,  i1 false, i1 true,  i1 true)
15         call void @llvm.memory.barrier( i1 true, i1 false, i1 true,  i1 true,  i1 true)
17         call void @llvm.memory.barrier( i1 true, i1 true, i1 true, i1 true , i1 true)
18         call void @llvm.memory.barrier( i1 false, i1 false, i1 false, i1 false , i1 true)
19         ret void