Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / sse-align-10.ll
blob0f91697125567e55527e53298293c555013ee3ad
1 ; RUN: llc < %s -march=x86-64 | grep movups | count 1
3 define <2 x i64> @bar(<2 x i64>* %p) nounwind {
4   %t = load <2 x i64>* %p, align 8
5   ret <2 x i64> %t