Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / tls5.ll
blob4d2cc02b50286b102b499db061ca2e914981a0ab
1 ; RUN: llc < %s -march=x86 -mtriple=i386-linux-gnu > %t
2 ; RUN: grep {movl       %gs:i@NTPOFF, %eax} %t
3 ; RUN: llc < %s -march=x86-64 -mtriple=x86_64-linux-gnu > %t2
4 ; RUN: grep {movl       %fs:i@TPOFF, %eax} %t2
6 @i = internal thread_local global i32 15
8 define i32 @f() {
9 entry:
10         %tmp1 = load i32* @i
11         ret i32 %tmp1