Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / tls6.ll
blob505106ee14ed40c910b78e1e798a57f6c92a8ce0
1 ; RUN: llc < %s -march=x86 -mtriple=i386-linux-gnu > %t
2 ; RUN: grep {movl       %gs:0, %eax} %t
3 ; RUN: grep {leal       i@NTPOFF(%eax), %eax} %t
4 ; RUN: llc < %s -march=x86-64 -mtriple=x86_64-linux-gnu > %t2
5 ; RUN: grep {movq       %fs:0, %rax} %t2
6 ; RUN: grep {leaq       i@TPOFF(%rax), %rax} %t2
8 @i = internal thread_local global i32 15
10 define i32* @f() {
11 entry:
12         ret i32* @i