Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / vec_insert-2.ll
blobb08044bb869bfa2f37248361632fe41784887ea2
1 ; RUN: llc < %s -march=x86 -mattr=+sse2,-sse41 | grep {\$36,} | count 2
2 ; RUN: llc < %s -march=x86 -mattr=+sse2,-sse41 | grep shufps | count 2
3 ; RUN: llc < %s -march=x86 -mattr=+sse2,-sse41 | grep pinsrw | count 1
4 ; RUN: llc < %s -march=x86 -mattr=+sse2,-sse41 | grep movhpd | count 1
5 ; RUN: llc < %s -march=x86-64 -mattr=+sse2,-sse41 | grep unpcklpd | count 1
7 define <4 x float> @t1(float %s, <4 x float> %tmp) nounwind {
8         %tmp1 = insertelement <4 x float> %tmp, float %s, i32 3
9         ret <4 x float> %tmp1
12 define <4 x i32> @t2(i32 %s, <4 x i32> %tmp) nounwind {
13         %tmp1 = insertelement <4 x i32> %tmp, i32 %s, i32 3
14         ret <4 x i32> %tmp1
17 define <2 x double> @t3(double %s, <2 x double> %tmp) nounwind {
18         %tmp1 = insertelement <2 x double> %tmp, double %s, i32 1
19         ret <2 x double> %tmp1
22 define <8 x i16> @t4(i16 %s, <8 x i16> %tmp) nounwind {
23         %tmp1 = insertelement <8 x i16> %tmp, i16 %s, i32 5
24         ret <8 x i16> %tmp1