Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / vec_return.ll
blob676be9b7179cfd9847dffb2fbeefe2c6fb5d3693
1 ; RUN: llc < %s -march=x86 -mattr=+sse2 > %t
2 ; RUN: grep pxor %t | count 1
3 ; RUN: grep movaps %t | count 1
4 ; RUN: not grep shuf %t
6 define <2 x double> @test() {
7         ret <2 x double> zeroinitializer
10 define <4 x i32> @test2() nounwind  {
11         ret <4 x i32> < i32 0, i32 0, i32 1, i32 0 >