Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / vec_set-7.ll
blobd993178a9892b39e38328fbd203eb95cb3ec2b02
1 ; RUN: llc < %s -march=x86 -mattr=+sse2 | grep movsd | count 1
3 define <2 x i64> @test(<2 x i64>* %p) nounwind {
4         %tmp = bitcast <2 x i64>* %p to double*         
5         %tmp.upgrd.1 = load double* %tmp        
6         %tmp.upgrd.2 = insertelement <2 x double> undef, double %tmp.upgrd.1, i32 0
7         %tmp5 = insertelement <2 x double> %tmp.upgrd.2, double 0.0, i32 1
8         %tmp.upgrd.3 = bitcast <2 x double> %tmp5 to <2 x i64>
9         ret <2 x i64> %tmp.upgrd.3