Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / vec_set-F.ll
blob6dd3cb0abeb9b459608e7ea0b502230940a72ae2
1 ; RUN: llc < %s -mtriple=i686-linux -mattr=+sse2 | grep movq
2 ; RUN: llc < %s -mtriple=i686-linux -mattr=+sse2 | grep movsd
3 ; RUN: llc < %s -mtriple=i686-linux -mattr=+sse2 | grep mov | count 3
5 define <2 x i64> @t1(<2 x i64>* %ptr) nounwind  {
6         %tmp45 = bitcast <2 x i64>* %ptr to <2 x i32>*
7         %tmp615 = load <2 x i32>* %tmp45
8         %tmp7 = bitcast <2 x i32> %tmp615 to i64
9         %tmp8 = insertelement <2 x i64> zeroinitializer, i64 %tmp7, i32 0
10         ret <2 x i64> %tmp8
13 define <2 x i64> @t2(i64 %x) nounwind  {
14         %tmp717 = bitcast i64 %x to double
15         %tmp8 = insertelement <2 x double> undef, double %tmp717, i32 0
16         %tmp9 = insertelement <2 x double> %tmp8, double 0.000000e+00, i32 1
17         %tmp11 = bitcast <2 x double> %tmp9 to <2 x i64>
18         ret <2 x i64> %tmp11