Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / vec_shuffle-28.ll
blob343685bf8ad2c920374df2740e63a7b71b9c6a3f
1 ; RUN: llc < %s -march=x86 -mcpu=core2 -o %t
2 ; RUN: grep pshufb %t | count 1
4 ; FIXME: this test has a superfluous punpcklqdq pre-pshufb currently.
5 ;        Don't XFAIL it because it's still better than the previous code.
7 ; Pack various elements via shuffles.
8 define <8 x i16> @shuf1(<8 x i16> %T0, <8 x i16> %T1) nounwind readnone {
9 entry:
10         %tmp7 = shufflevector <8 x i16> %T0, <8 x i16> %T1, <8 x i32> < i32 1, i32 8, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef , i32 undef >
11         ret <8 x i16> %tmp7