Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / x86-64-malloc.ll
blobb4f1fa666720525e5f013bb2142261c60d266e6d
1 ; RUN: llc < %s -march=x86-64 | grep {shll.*3, %edi}
2 ; PR3829
3 ; The generated code should multiply by 3 (sizeof i8*) as an i32,
4 ; not as an i64!
6 define i8** @test(i32 %sz) {
7         %sub = add i32 %sz, 536870911           ; <i32> [#uses=1]
8         %call = malloc i8*, i32 %sub            ; <i8**> [#uses=1]
9         ret i8** %call