Fixed some bugs in register stack pass.
[llvm/zpu.git] / test / CodeGen / X86 / zext-sext.ll
blobbd109b92d9f755c08d176dad6d40e07d557478a5
1 ; RUN: llc < %s -march=x86-64 | FileCheck %s
2 ; <rdar://problem/8006248>
4 @llvm.used = appending global [1 x i8*] [i8* bitcast (void ([40 x i16]*, i32*, i16**, i64*)* @func to i8*)], section "llvm.metadata"
6 define void @func([40 x i16]* %a, i32* %b, i16** %c, i64* %d) nounwind {
7 entry:
8   %tmp103 = getelementptr inbounds [40 x i16]* %a, i64 0, i64 4
9   %tmp104 = load i16* %tmp103, align 2
10   %tmp105 = sext i16 %tmp104 to i32
11   %tmp106 = load i32* %b, align 4
12   %tmp107 = sub nsw i32 4, %tmp106
13   %tmp108 = load i16** %c, align 8
14   %tmp109 = sext i32 %tmp107 to i64
15   %tmp110 = getelementptr inbounds i16* %tmp108, i64 %tmp109
16   %tmp111 = load i16* %tmp110, align 1
17   %tmp112 = sext i16 %tmp111 to i32
18   %tmp = mul i32 355244649, %tmp112
19   %tmp1 = mul i32 %tmp, %tmp105
20   %tmp2 = add i32 %tmp1, 2138875574
21   %tmp3 = add i32 %tmp2, 1546991088
22   %tmp4 = mul i32 %tmp3, 2122487257
23   %tmp5 = icmp sge i32 %tmp4, 2138875574
24   %tmp6 = icmp slt i32 %tmp4, -8608074
25   %tmp7 = or i1 %tmp5, %tmp6
26   %outSign = select i1 %tmp7, i32 1, i32 -1
27   %tmp8 = icmp slt i32 %tmp4, 0
28   %tmp9 = icmp eq i32 %outSign, 1
29   %tmp10 = and i1 %tmp8, %tmp9
30   %tmp11 = sext i32 %tmp4 to i64
31   %tmp12 = add i64 %tmp11, 5089792279245435153
33 ; CHECK:      addl      $2138875574, %e[[REGISTER_zext:[a-z]+]]
34 ; CHECK-NEXT: movslq    %e[[REGISTER_zext]], [[REGISTER_tmp:%[a-z]+]]
35 ; CHECK:      movq      [[REGISTER_tmp]], [[REGISTER_sext:%[a-z]+]]
36 ; CHECK-NEXT: subq      %r[[REGISTER_zext]], [[REGISTER_sext]]
38   %tmp13 = sub i64 %tmp12, 2138875574
39   %tmp14 = zext i32 %tmp4 to i64
40   %tmp15 = sub i64 %tmp11, %tmp14
41   %tmp16 = select i1 %tmp10, i64 %tmp15, i64 0
42   %tmp17 = sub i64 %tmp13, %tmp16
43   %tmp18 = mul i64 %tmp17, 4540133155013554595
44   %tmp19 = sub i64 %tmp18, 5386586244038704851
45   %tmp20 = add i64 %tmp19, -1368057358110947217
46   %tmp21 = mul i64 %tmp20, -422037402840850817
47   %tmp115 = load i64* %d, align 8
48   %alphaX = mul i64 468858157810230901, %tmp21
49   %alphaXbetaY = add i64 %alphaX, %tmp115
50   %transformed = add i64 %alphaXbetaY, 9040145182981852475
51   store i64 %transformed, i64* %d, align 8
52   ret void