1 ; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s
3 define <8 x i8> @vsubi8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
6 %tmp1 = load <8 x i8>* %A
7 %tmp2 = load <8 x i8>* %B
8 %tmp3 = sub <8 x i8> %tmp1, %tmp2
12 define <4 x i16> @vsubi16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
15 %tmp1 = load <4 x i16>* %A
16 %tmp2 = load <4 x i16>* %B
17 %tmp3 = sub <4 x i16> %tmp1, %tmp2
21 define <2 x i32> @vsubi32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
24 %tmp1 = load <2 x i32>* %A
25 %tmp2 = load <2 x i32>* %B
26 %tmp3 = sub <2 x i32> %tmp1, %tmp2
30 define <1 x i64> @vsubi64(<1 x i64>* %A, <1 x i64>* %B) nounwind {
33 %tmp1 = load <1 x i64>* %A
34 %tmp2 = load <1 x i64>* %B
35 %tmp3 = sub <1 x i64> %tmp1, %tmp2
39 define <2 x float> @vsubf32(<2 x float>* %A, <2 x float>* %B) nounwind {
42 %tmp1 = load <2 x float>* %A
43 %tmp2 = load <2 x float>* %B
44 %tmp3 = fsub <2 x float> %tmp1, %tmp2
48 define <16 x i8> @vsubQi8(<16 x i8>* %A, <16 x i8>* %B) nounwind {
51 %tmp1 = load <16 x i8>* %A
52 %tmp2 = load <16 x i8>* %B
53 %tmp3 = sub <16 x i8> %tmp1, %tmp2
57 define <8 x i16> @vsubQi16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
60 %tmp1 = load <8 x i16>* %A
61 %tmp2 = load <8 x i16>* %B
62 %tmp3 = sub <8 x i16> %tmp1, %tmp2
66 define <4 x i32> @vsubQi32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
69 %tmp1 = load <4 x i32>* %A
70 %tmp2 = load <4 x i32>* %B
71 %tmp3 = sub <4 x i32> %tmp1, %tmp2
75 define <2 x i64> @vsubQi64(<2 x i64>* %A, <2 x i64>* %B) nounwind {
78 %tmp1 = load <2 x i64>* %A
79 %tmp2 = load <2 x i64>* %B
80 %tmp3 = sub <2 x i64> %tmp1, %tmp2
84 define <4 x float> @vsubQf32(<4 x float>* %A, <4 x float>* %B) nounwind {
87 %tmp1 = load <4 x float>* %A
88 %tmp2 = load <4 x float>* %B
89 %tmp3 = fsub <4 x float> %tmp1, %tmp2
93 define <8 x i8> @vsubhni16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
96 %tmp1 = load <8 x i16>* %A
97 %tmp2 = load <8 x i16>* %B
98 %tmp3 = call <8 x i8> @llvm.arm.neon.vsubhn.v8i8(<8 x i16> %tmp1, <8 x i16> %tmp2)
102 define <4 x i16> @vsubhni32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
105 %tmp1 = load <4 x i32>* %A
106 %tmp2 = load <4 x i32>* %B
107 %tmp3 = call <4 x i16> @llvm.arm.neon.vsubhn.v4i16(<4 x i32> %tmp1, <4 x i32> %tmp2)
111 define <2 x i32> @vsubhni64(<2 x i64>* %A, <2 x i64>* %B) nounwind {
114 %tmp1 = load <2 x i64>* %A
115 %tmp2 = load <2 x i64>* %B
116 %tmp3 = call <2 x i32> @llvm.arm.neon.vsubhn.v2i32(<2 x i64> %tmp1, <2 x i64> %tmp2)
120 declare <8 x i8> @llvm.arm.neon.vsubhn.v8i8(<8 x i16>, <8 x i16>) nounwind readnone
121 declare <4 x i16> @llvm.arm.neon.vsubhn.v4i16(<4 x i32>, <4 x i32>) nounwind readnone
122 declare <2 x i32> @llvm.arm.neon.vsubhn.v2i32(<2 x i64>, <2 x i64>) nounwind readnone
124 define <8 x i8> @vrsubhni16(<8 x i16>* %A, <8 x i16>* %B) nounwind {
127 %tmp1 = load <8 x i16>* %A
128 %tmp2 = load <8 x i16>* %B
129 %tmp3 = call <8 x i8> @llvm.arm.neon.vrsubhn.v8i8(<8 x i16> %tmp1, <8 x i16> %tmp2)
133 define <4 x i16> @vrsubhni32(<4 x i32>* %A, <4 x i32>* %B) nounwind {
136 %tmp1 = load <4 x i32>* %A
137 %tmp2 = load <4 x i32>* %B
138 %tmp3 = call <4 x i16> @llvm.arm.neon.vrsubhn.v4i16(<4 x i32> %tmp1, <4 x i32> %tmp2)
142 define <2 x i32> @vrsubhni64(<2 x i64>* %A, <2 x i64>* %B) nounwind {
145 %tmp1 = load <2 x i64>* %A
146 %tmp2 = load <2 x i64>* %B
147 %tmp3 = call <2 x i32> @llvm.arm.neon.vrsubhn.v2i32(<2 x i64> %tmp1, <2 x i64> %tmp2)
151 declare <8 x i8> @llvm.arm.neon.vrsubhn.v8i8(<8 x i16>, <8 x i16>) nounwind readnone
152 declare <4 x i16> @llvm.arm.neon.vrsubhn.v4i16(<4 x i32>, <4 x i32>) nounwind readnone
153 declare <2 x i32> @llvm.arm.neon.vrsubhn.v2i32(<2 x i64>, <2 x i64>) nounwind readnone
155 define <8 x i16> @vsubls8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
158 %tmp1 = load <8 x i8>* %A
159 %tmp2 = load <8 x i8>* %B
160 %tmp3 = sext <8 x i8> %tmp1 to <8 x i16>
161 %tmp4 = sext <8 x i8> %tmp2 to <8 x i16>
162 %tmp5 = sub <8 x i16> %tmp3, %tmp4
166 define <4 x i32> @vsubls16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
169 %tmp1 = load <4 x i16>* %A
170 %tmp2 = load <4 x i16>* %B
171 %tmp3 = sext <4 x i16> %tmp1 to <4 x i32>
172 %tmp4 = sext <4 x i16> %tmp2 to <4 x i32>
173 %tmp5 = sub <4 x i32> %tmp3, %tmp4
177 define <2 x i64> @vsubls32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
180 %tmp1 = load <2 x i32>* %A
181 %tmp2 = load <2 x i32>* %B
182 %tmp3 = sext <2 x i32> %tmp1 to <2 x i64>
183 %tmp4 = sext <2 x i32> %tmp2 to <2 x i64>
184 %tmp5 = sub <2 x i64> %tmp3, %tmp4
188 define <8 x i16> @vsublu8(<8 x i8>* %A, <8 x i8>* %B) nounwind {
191 %tmp1 = load <8 x i8>* %A
192 %tmp2 = load <8 x i8>* %B
193 %tmp3 = zext <8 x i8> %tmp1 to <8 x i16>
194 %tmp4 = zext <8 x i8> %tmp2 to <8 x i16>
195 %tmp5 = sub <8 x i16> %tmp3, %tmp4
199 define <4 x i32> @vsublu16(<4 x i16>* %A, <4 x i16>* %B) nounwind {
202 %tmp1 = load <4 x i16>* %A
203 %tmp2 = load <4 x i16>* %B
204 %tmp3 = zext <4 x i16> %tmp1 to <4 x i32>
205 %tmp4 = zext <4 x i16> %tmp2 to <4 x i32>
206 %tmp5 = sub <4 x i32> %tmp3, %tmp4
210 define <2 x i64> @vsublu32(<2 x i32>* %A, <2 x i32>* %B) nounwind {
213 %tmp1 = load <2 x i32>* %A
214 %tmp2 = load <2 x i32>* %B
215 %tmp3 = zext <2 x i32> %tmp1 to <2 x i64>
216 %tmp4 = zext <2 x i32> %tmp2 to <2 x i64>
217 %tmp5 = sub <2 x i64> %tmp3, %tmp4
221 define <8 x i16> @vsubws8(<8 x i16>* %A, <8 x i8>* %B) nounwind {
224 %tmp1 = load <8 x i16>* %A
225 %tmp2 = load <8 x i8>* %B
226 %tmp3 = sext <8 x i8> %tmp2 to <8 x i16>
227 %tmp4 = sub <8 x i16> %tmp1, %tmp3
231 define <4 x i32> @vsubws16(<4 x i32>* %A, <4 x i16>* %B) nounwind {
234 %tmp1 = load <4 x i32>* %A
235 %tmp2 = load <4 x i16>* %B
236 %tmp3 = sext <4 x i16> %tmp2 to <4 x i32>
237 %tmp4 = sub <4 x i32> %tmp1, %tmp3
241 define <2 x i64> @vsubws32(<2 x i64>* %A, <2 x i32>* %B) nounwind {
244 %tmp1 = load <2 x i64>* %A
245 %tmp2 = load <2 x i32>* %B
246 %tmp3 = sext <2 x i32> %tmp2 to <2 x i64>
247 %tmp4 = sub <2 x i64> %tmp1, %tmp3
251 define <8 x i16> @vsubwu8(<8 x i16>* %A, <8 x i8>* %B) nounwind {
254 %tmp1 = load <8 x i16>* %A
255 %tmp2 = load <8 x i8>* %B
256 %tmp3 = zext <8 x i8> %tmp2 to <8 x i16>
257 %tmp4 = sub <8 x i16> %tmp1, %tmp3
261 define <4 x i32> @vsubwu16(<4 x i32>* %A, <4 x i16>* %B) nounwind {
264 %tmp1 = load <4 x i32>* %A
265 %tmp2 = load <4 x i16>* %B
266 %tmp3 = zext <4 x i16> %tmp2 to <4 x i32>
267 %tmp4 = sub <4 x i32> %tmp1, %tmp3
271 define <2 x i64> @vsubwu32(<2 x i64>* %A, <2 x i32>* %B) nounwind {
274 %tmp1 = load <2 x i64>* %A
275 %tmp2 = load <2 x i32>* %B
276 %tmp3 = zext <2 x i32> %tmp2 to <2 x i64>
277 %tmp4 = sub <2 x i64> %tmp1, %tmp3