1 ; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s
3 define <8 x i8> @v_bsli8(<8 x i8>* %A, <8 x i8>* %B, <8 x i8>* %C) nounwind {
6 %tmp1 = load <8 x i8>* %A
7 %tmp2 = load <8 x i8>* %B
8 %tmp3 = load <8 x i8>* %C
9 %tmp4 = and <8 x i8> %tmp1, %tmp2
10 %tmp5 = xor <8 x i8> %tmp1, < i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1 >
11 %tmp6 = and <8 x i8> %tmp5, %tmp3
12 %tmp7 = or <8 x i8> %tmp4, %tmp6
16 define <4 x i16> @v_bsli16(<4 x i16>* %A, <4 x i16>* %B, <4 x i16>* %C) nounwind {
19 %tmp1 = load <4 x i16>* %A
20 %tmp2 = load <4 x i16>* %B
21 %tmp3 = load <4 x i16>* %C
22 %tmp4 = and <4 x i16> %tmp1, %tmp2
23 %tmp5 = xor <4 x i16> %tmp1, < i16 -1, i16 -1, i16 -1, i16 -1 >
24 %tmp6 = and <4 x i16> %tmp5, %tmp3
25 %tmp7 = or <4 x i16> %tmp4, %tmp6
29 define <2 x i32> @v_bsli32(<2 x i32>* %A, <2 x i32>* %B, <2 x i32>* %C) nounwind {
32 %tmp1 = load <2 x i32>* %A
33 %tmp2 = load <2 x i32>* %B
34 %tmp3 = load <2 x i32>* %C
35 %tmp4 = and <2 x i32> %tmp1, %tmp2
36 %tmp5 = xor <2 x i32> %tmp1, < i32 -1, i32 -1 >
37 %tmp6 = and <2 x i32> %tmp5, %tmp3
38 %tmp7 = or <2 x i32> %tmp4, %tmp6
42 define <1 x i64> @v_bsli64(<1 x i64>* %A, <1 x i64>* %B, <1 x i64>* %C) nounwind {
45 %tmp1 = load <1 x i64>* %A
46 %tmp2 = load <1 x i64>* %B
47 %tmp3 = load <1 x i64>* %C
48 %tmp4 = and <1 x i64> %tmp1, %tmp2
49 %tmp5 = xor <1 x i64> %tmp1, < i64 -1 >
50 %tmp6 = and <1 x i64> %tmp5, %tmp3
51 %tmp7 = or <1 x i64> %tmp4, %tmp6
55 define <16 x i8> @v_bslQi8(<16 x i8>* %A, <16 x i8>* %B, <16 x i8>* %C) nounwind {
58 %tmp1 = load <16 x i8>* %A
59 %tmp2 = load <16 x i8>* %B
60 %tmp3 = load <16 x i8>* %C
61 %tmp4 = and <16 x i8> %tmp1, %tmp2
62 %tmp5 = xor <16 x i8> %tmp1, < i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1, i8 -1 >
63 %tmp6 = and <16 x i8> %tmp5, %tmp3
64 %tmp7 = or <16 x i8> %tmp4, %tmp6
68 define <8 x i16> @v_bslQi16(<8 x i16>* %A, <8 x i16>* %B, <8 x i16>* %C) nounwind {
71 %tmp1 = load <8 x i16>* %A
72 %tmp2 = load <8 x i16>* %B
73 %tmp3 = load <8 x i16>* %C
74 %tmp4 = and <8 x i16> %tmp1, %tmp2
75 %tmp5 = xor <8 x i16> %tmp1, < i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1, i16 -1 >
76 %tmp6 = and <8 x i16> %tmp5, %tmp3
77 %tmp7 = or <8 x i16> %tmp4, %tmp6
81 define <4 x i32> @v_bslQi32(<4 x i32>* %A, <4 x i32>* %B, <4 x i32>* %C) nounwind {
84 %tmp1 = load <4 x i32>* %A
85 %tmp2 = load <4 x i32>* %B
86 %tmp3 = load <4 x i32>* %C
87 %tmp4 = and <4 x i32> %tmp1, %tmp2
88 %tmp5 = xor <4 x i32> %tmp1, < i32 -1, i32 -1, i32 -1, i32 -1 >
89 %tmp6 = and <4 x i32> %tmp5, %tmp3
90 %tmp7 = or <4 x i32> %tmp4, %tmp6
94 define <2 x i64> @v_bslQi64(<2 x i64>* %A, <2 x i64>* %B, <2 x i64>* %C) nounwind {
97 %tmp1 = load <2 x i64>* %A
98 %tmp2 = load <2 x i64>* %B
99 %tmp3 = load <2 x i64>* %C
100 %tmp4 = and <2 x i64> %tmp1, %tmp2
101 %tmp5 = xor <2 x i64> %tmp1, < i64 -1, i64 -1 >
102 %tmp6 = and <2 x i64> %tmp5, %tmp3
103 %tmp7 = or <2 x i64> %tmp4, %tmp6